譯碼電路作用?
譯碼電路的作用:譯碼電路在數字系統中有廣泛的用途,不僅用于代碼的轉換、終端的數字顯示,還用于數據分配,存貯器尋址和組合控制信號等。不同的功能可選用不同種類的譯碼電路。
譯碼是編碼的逆過程,同時去掉比特流在傳播過程中混入的噪聲。利用譯碼表把文字譯成一組組數碼或用譯碼表將代表某一項信息的一系列信號譯成文字的過程稱之為譯碼。
譯碼器是電子技術中的一種多輸入多輸出的組合邏輯電路,負責將二進制代碼翻譯為特定的對象(如邏輯電平等),功能與編碼器相反。譯碼器一般分為通用譯碼器和數字顯示譯碼器兩大類。
數字電路中,譯碼器(如n線-2n線BCD譯碼器)可以擔任多輸入多輸出邏輯門的角色,能將已編碼的輸入轉換成已編碼的輸出,這里輸入和輸出的編碼是不同的。輸入使能信號必須接在譯碼器上使其正常工作,否則輸出將會是一個無效的碼字。譯碼在多路復用、 七段數碼管和內存地址譯碼等應用中是必要的。
準則
假設編碼序列為( Λ) 1 2,m m m C = c c ,經過信道傳輸,接收端收到的信號為R (模擬信號或數字信號,取決于對信道的定義),那么接收端會順理成章地在所有可能的碼序列中尋找條件概率P(C R) m 最大的一個,認為它是最可能的發送序列。即:
C~ Arg{MAX P(C R)} m C mm=這種判決準則稱為最大后驗概率準則 (MAP)。
擴展資料
算法
viterbi譯碼算法是一種卷積碼的解碼算法。缺點就是隨著約束長度的增加算法的復雜度增加很快。約束長度N為7時要比較的路徑就有64條,為8時路徑變為128條。(2<<(N-1))。所以viterbi譯碼一般應用在約束長度小于10的場合中。
算法規定t時刻收到的數據都要進行64次比較,就是64個狀態每條路有兩條分支(因為輸入0或1),同時,跳傳到不同的兩個狀態中去,將兩條相應的輸出和實際接收到的輸出比較,量度值大的拋棄(也就是比較結果相差大的),留下來的就叫做幸存路徑,將幸存路徑加上上一時刻幸存路徑的量度然后保存,這樣64條幸存路徑就增加了一步。在譯碼結束的時候,從64條幸存路徑中選出一條量度最小的,反推出這條幸存路徑(叫做回溯),得出相應的譯碼輸出。